欢迎访问《空军工程大学学报》官方网站!

咨询热线:029-84786242 RSS EMAIL-ALERT
高速PCM码解调电路的设计
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TN762

基金项目:


Design of High Speed PCM Demodulation Circuit
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    为了从接收到的PCM码中还原出原始信号,阐述了一种由硬件实现帧同步,由串并转换器完成PCM码解调器的高速PCM码解调器电路。该电路已用于某智能遥测系统检测中,具有工作稳定,抗干扰能力强的特点。

    Abstract:

    This paper presents a high speed PCM demodulation circuit through which the serial parallel converter plays a role of demodulating and the hardware realizes frame synchronization. This circuit is used in certain intelligent remote test system and shows the characteristics of stable work and better antijamming performance.

    参考文献
    相似文献
    引证文献
引用本文

蔡昌海 ,党怀锁,周立亚.高速PCM码解调电路的设计[J].空军工程大学学报,2002,(6):71-74

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2015-11-17
  • 出版日期: